DDR规范没有定义模板,这给用眼图方式分析信号时判断信号是否满足规范要求带来挑战。有基于JEDEC规范定义的,ds、,dh、-H(ac)min和rIL(ac)max参数,得出的DDR2533写眼图的模板,中间的区域就是模板,中间的线是DQS的有效边沿即有效的上升沿或下降沿。严格按规范来说的话,中间的模板应该定义为横着的梯形,因为保持时间是相对于DC参数的,不过用长方形可以定义一个更严格的参数要求。
DDR总线一致性测试对示波器带宽的要求
因为Jedec规范没有给岀DDR具体的快的上升、下降时间,通过预估的方式可以得岀 快的边沿时间,但是往往比实际要快,是基于实际PCB板材的情况得出的结果,有 了这个结果可计算出需要的示波器带宽。 DDR4协议/功能调试和分析参考解决方案。重庆DDR一致性测试销售厂
前面介绍过,JEDEC规范定义的DDR信号的要求是针对DDR颗粒的引脚上的,但 是通常DDR芯片采用BGA封装,引脚无法直接测试到。即使采用了BGA转接板的方 式,其测试到的信号与芯片引脚处的信号也仍然有一些差异。为了更好地得到芯片引脚 处的信号质量, 一种常用的方法是在示波器中对PCB走线和测试夹具的影响进行软件的 去嵌入(De-embedding)操作。去嵌入操作需要事先知道整个链路上各部分的S参数模型 文件(通常通过仿真或者实测得到),并根据实际测试点和期望观察到的点之间的传输函数, 来计算期望位置处的信号波形,再对这个信号做进一步的波形参数测量和统计。展示了典型的DDR4和DDR5信号质量测试环境,以及在示波器中进行去嵌入操作的 界面。河南DDR一致性测试多端口矩阵测试DDR4/LPDDR4 一致性测试;
DDR数据总线的一致性测试
DQS (源同步时钟)和DQ (数据)的波形参数测试与命令地址总线测试类似,比较简 单,在此不做详细介绍。对于DDR1, DQS是单端信号,可以用单端探头测试;DDR2&3 DQS 则是差分信号,建议用差分探头测试,减小探测难度。DQS和DQ波形包括三态(T特征,以及读数据(Read Burst)、写数据(Write Burst)的DQS和DQ的相对时序特征。在 我们测试时,只是捕获了这样的波形,然后测试出读、写操作时的建立时间和保持时间参数 是不够的,因为数据码型是变化的,猝发长度也是变化的,只测试几个时序参数很难覆盖各 种情况,更难测出差情况。很多工程师花了一周时间去测试DDR,却仍然测不出问题的关 键点就在于此。因此我们应该用眼图的方式去测试DDR的读、写时序,确保反映整体时序情 况并捕获差情况下的波形,比较好能够套用串行数据的分析方法,调用模板帮助判断。
DDR4/5与LPDDR4/5 的信号质量测试
由于基于DDR颗粒或DDR DIMM的系统需要适配不同的平台,应用场景千差万别, 因此需要进行详尽的信号质量测试才能保证系统的可靠工作。对于DDR4及以下的标准 来说,物理层一致性测试主要是发送的信号质量测试;对于DDR5标准来说,由于接收端出 现了均衡器,所以还要包含接收测试。
DDR信号质量的测试也是使用高带宽的示波器。对于DDR的信号,技术规范并没有 给出DDR信号上升/下降时间的具体参数,因此用户只有根据使用芯片的实际快上升/ 下降时间来估算需要的示波器带宽。通常对于DDR3信号的测试,推荐的示波器和探头的带宽在8GHz;DDR4测试建议的测试系统带宽是12GHz;而DDR5测试则推荐使用 16GHz以上带宽的示波器和探头系统。 DDR时钟总线的一致性测试。
需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR1 电气一致性测试应用软件。浙江DDR一致性测试服务热线
DDR-致性测试探测和夹具;重庆DDR一致性测试销售厂
对DDR5来说,设计更为复杂,仿真软件需要帮助用户通过应用IBIS模型针对基于 DDR5颗粒或DIMM的系统进行仿真验证,比如仿真驱动能力、随机抖动/确定性抖动、寄 生电容、片上端接ODT、信号上升/下降时间、AGC(自动增益控制)功能、4taps DFE(4抽头 判决反馈均衡)等。
DDR的读写信号分离
对于DDR总线来说,真实总线上总是读写同时存在的。规范对于读时序和写时序的 相关时间参数要求是不一样的,读信号的测量要参考读时序的要求,写信号的测量要参考写 时序的要求。因此要进行DDR信号的测试,第一步要做的是从真实工作的总线上把感兴 趣的读信号或者写信号分离出来。JEDEC协会规定的DDR4总线的 一个工作时 序图(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到对于读和写信 号来说,DQS和DQ间的时序关系是不一样的。 重庆DDR一致性测试销售厂
深圳市力恩科技有限公司是一家集生产科研、加工、销售为一体的****,公司成立于2014-04-03,位于深圳市南山区南头街道南联社区中山园路9号君翔达大厦办公楼A201。公司诚实守信,真诚为客户提供服务。公司主要经营实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪等产品,我们依托高素质的技术人员和销售队伍,本着诚信经营、理解客户需求为经营原则,公司通过良好的信誉和周到的售前、售后服务,赢得用户的信赖和支持。公司会针对不同客户的要求,不断研发和开发适合市场需求、客户需求的产品。公司产品应用领域广,实用性强,得到实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪客户支持和信赖。在市场竞争日趋激烈的现在,我们承诺保证实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪质量和服务,再创佳绩是我们一直的追求,我们真诚的为客户提供真诚的服务,欢迎各位新老客户来我公司参观指导。
需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR4参数测试参考解决方案.福建DDR一致性测试销售电话由于DDR5工作时钟比较高到3.2GHz,系统裕量很小,因此信号的 ...