克劳德高速数字信号测试实验室
2.1高速信号传输定义
高速信号传输是一定条件下的(电)信号传输,这里的条件对数字(电)信号而言,是指信号传输通道长度与信号带宽波长的关系,对模拟信号而言,无论带宽大小,都被看作高速信号传输。2.1.1信号传输的相关概念(1)电信号在通信、信号处理或者电子工程等技术领域中,任何随时间和空间变化的量都可以称为信号,如果量的变化是连续的,则称为模拟信号,如果量的变化是离散的,则称为数字信号。电信号是指其电压值(电流值)、频率值或相位值随时间变化的量,同样地,电信号也包括模拟电信号和数字电信号。 高速信号传输工程化技术内容;DDR测试高速信号传输联系人
克劳德高速数字信号测试实验室
高速信号传输技术的内涵高速电信号传输设计与分析是电子设计工程师必须掌握的基本技能。电子产品处理器主频高至GHz、传输速率达到Gbps以上,高速信号的处理和传输要求电子设计工程师必须至少具备以下三项技能:
●高速逻辑时序设计;
●高速电路散热设计;
●高速信号传输设计。
①逻辑时序设计对于数字电路设计工程师而言,无论其开发的数字电路是所谓的低速数字电路,还是高速数字电路,都是基本的设计。电子工程师在进行时序设计时,有一个很重要的假设:数字逻辑信号传输没有失真。因此,逻辑时序设计更多的是考虑信号的逻辑运算、信号延时、信号的同步等因素。 DDR测试高速信号传输联系人高速信号传输的保形通道;
高速信号传输
《高速信号传输》是高速信号传输应用领域享誉国际的经典教材与工具书。高速数字设计重在研究基本的电路结构,而高速信号传输则重在研究传输线如何达到其速度和距离的极限问题。内容涉及不同传输线参数的基本理论,包括趋肤效应、邻近效应、介质损耗和表面粗糙度,以及适用于所有导体媒质的通用频域响应模型;由频域传递函数计算时域波形;特殊传输媒质,包括单端PCB引线、差分媒质、通用建筑布线标准、非屏蔽双绞线对、150欧姆屏蔽双绞线对、同轴电缆及光纤;时钟分布的各种问题;采用Spice模型和IBIS模型进行仿真的限制。
(4)保形传输保形传输是指电信号在传输通道上进行传输的过程中,其信号失真度被控制在一定范围内,使得信号接收器能够正确接收该信号。我们开发电子设备,其中一项重要工作是为所有的电信号设计合适的传输通道,以确保电信号在传输通道上进行保形传输。电子设计工程师在开发电子产品时,对于模拟信号传输,其设计目标是要确保模拟信号在传输过程中基本无失真;对于数字信号传输,其设计目标是要确保数字信号在传输过程中,其失真度保持在一定范围内,使得信号接收器能够正确识别。我们可以用交通运输作为类比来理解信号传输的概念。当谈到交通运输的概念时,我们不但显性地指明交通工具,如汽车、火车、高速列车或飞机,也隐性地提及与交通工具相对应的运输通道,如公路、铁路、高速铁路或空中航道。交通工具与运输通道构成完整的交通运输概念,脱离开交通工具谈论交通运输没有实际意义,脱离运输通道谈论交通运输也没有实际意义,如汽车运输是指汽车和与之对应的公路或高速公路,火车运输是指火车和与之对应的铁路,高铁运输是指高速火车和与之对应的高速铁路,飞机运输是指飞机和与之对应的空中航道。交通工具与运输通道是相互匹配的。数字信号是否为高速信号,除了与信号的频率有关,还与传输它的线路长度有关;
传输线反射系数反射系数包含源-反射系数(SRC)和负载反射系数(LRC),源反射系数是源内阻和特征阻抗关系;负载反射系数是负载阻抗和传输线的关系。信号在传输的过程中如果遇到阻抗突变,就会产生反射,反射电压的大小和入射电压以及传输线的阻抗有关,如下图所示,假设传输线个区域的瞬时阻抗为Z1,第二个区域的瞬时阻抗为Z2。
则反射电压和入射电压的比值为:Vreflected/Vincident=(Z2-Z1)/(Z2+Z1)范围为:-1到1。传输线不连续导致的多次反射:以末端开路做说明:下图是一个振铃现象产生的示例,信号源的内阻为10Ω,往外发送一个上升时间为1ns、幅值为1V的阶跃信号,经过一段15cm的50Ω传输线,在传输线末端开路测量。很容易得到,在传输线两侧的反射系数分别为-0.667和1,传输线末端的信号幅值。 高速信号传输技术的内涵 高速信号和处理需要考虑三部分设计;DDR测试高速信号传输联系人
数字信号的传输速率和其传输通道的长度是高速信号传输的两个不可分割的组成部分;DDR测试高速信号传输联系人
(3)设计仿真测试手段少
在工程实践中,SI、PI和EMC设计、仿真、测试所需要的工具和设备比较昂贵,不如逻辑设计和电子设计所需要的设计、仿真和测试所需要的工具和设备普及。对于电源完整性设计、仿真和测试,有一些仿真分析工具软件,但缺少的电源完整性的测试工具和设备,这种现状对于电源完整性技术的工程应用本身是非常不利的。对于信号完整性设计、仿真和测试,相关的工具和设备倒是存在,但一方面这些工具和设备价格比较昂贵;另一方面,由于学习和掌握的难度较大,这基本上是专业从业人员的事,大多数电子设计工程师或者没有条件,或者只能望而却步。对于电磁兼容性设计、仿真和测试,工具和设备似乎很多,但是设计和仿真的工程化还没有达到与实际情况相符的水平,测试工具和设备,尤其是电磁兼容暗室的投资,对于一般的公司而言不像是购买一台示波器那样,是很容易决策的事情。综上所述,SI、PI和EMC在设计、仿真和测试方面,研发人员所能做的工作比较少,这也决定了电子设计工程师往往是靠经验,而不是靠科学、靠技术、靠工具、靠手段进行设计、仿真、测试。靠经验的东西,很难掌握和理解,事情就会变得复杂起来,其难度也就不好说了。 DDR测试高速信号传输联系人
阻抗匹配高速数字信号的阻抗匹配非常关键,如果匹配不好,信号会产生较大的上冲和下冲现象,如果幅度超过了数字信号的阈值,就会产生误码。阻抗匹配有串行端接和并行端接两种,由于串行端接功耗低并且端接方便,实际工作中一般采用串行端接。以下利用Hyperlynx仿真工具对端接电阻的影响进行了分析。以74系列建立仿真IBIS模型如图1所示。仿真时选择一个发送端一个接收端,传输线为带状线,设置线宽0.2mm和介电常数为4.5(常用的FR4材料),使传输线的阻抗为51.7Ω。设置信号频率为50MHz的方波,串行端接电阻Rs分别取0Ω、33Ω和100Ω的情况,进行仿真分析,高速信号传输工程化技术内容;安徽HDMI...