企业商机
PCI-E测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • PCI-E测试
PCI-E测试企业商机

相应地,在CC模式下参考时钟的 抖动测试中,也会要求测试软件能够很好地模拟发送端和接收端抖动传递函数的影响。而 在IR模式下,主板和插卡可以采用不同的参考时钟,可以为一些特殊的不太方便进行参考 时钟传递的应用场景(比如通过Cable连接时)提供便利,但由于收发端参考时钟不同源,所 以对于收发端的设计难度要大一些(比如Buffer深度以及时钟频差调整机制)。IR模式下 用户可以根据需要在参考时钟以及PLL的抖动之间做一些折中和平衡,保证*终的发射机 抖动指标即可。图4.9是PCIe4.0规范参考时钟时的时钟架构,以及不同速率下对于 芯片Refclk抖动的要求。如何区分pci和pci-e(如何区分pci和pcie) ?湖南PCI-E测试服务热线

湖南PCI-E测试服务热线,PCI-E测试

PCIe4.0标准在时钟架构上除了支持传统的共参考时钟(Common Refclk,CC)模式以 外,还可以允许芯片支持参考时钟(Independent Refclk,IR)模式,以提供更多的连接灵 活性。在CC时钟模式下,主板会给插卡提供一个100MHz的参考时钟(Refclk),插卡用这 个时钟作为接收端PLL和CDR电路的参考。这个参考时钟可以在主机打开扩频时钟 (SSC)时控制收发端的时钟偏差,同时由于有一部分数据线相对于参考时钟的抖动可以互 相抵消,所以对于参考时钟的抖动要求可以稍宽松一些甘肃信息化PCI-E测试PCIE 系统架构及物理层一致性测试;

湖南PCI-E测试服务热线,PCI-E测试

首先来看一下恶劣信号的定义,不是随便一个信号就可以,且恶劣程度要有精确定义才 能保证测量的重复性。通常把用于接收端容限测试的这个恶劣信号叫作Stress Eye,即压 力眼图,实际上是借鉴了光通信的叫法。这个信号是用高性能的误码仪先产生一个纯净的 带特定预加重的信号,然后在这个信号上叠加精确控制的随机抖动(RJ)、周期抖动(SJ)、差 模和共模噪声以及码间干扰(ISI)。为了确定每个成分的大小都符合规范的要求,测试之前需要先用示波器对误码仪输出的信号进行校准。其中,ISI抖动是由PCIe协会提供的测试 夹具产生,其夹具上会模拟典型的主板或者插卡的PCB走线对信号的影响。在PCIe3.0的 CBB夹具上,增加了专门的Riser板以模拟服务器等应用场合的走线对信号的影响;而在 PCIe4.0和PCIe5.0的夹具上,更是增加了专门的可变ISI的测试板用于模拟和调整ISI的 影响。

综上所述,PCIe4.0的信号测试需要25GHz带宽的示波器,根据被测件的不同可能会 同时用到2个或4个测试通道。对于芯片的测试需要用户自己设计测试板;对于主板或者  插卡的测试来说,测试夹具的Trace选择、测试码型的切换都比前代总线变得更加复杂了;

在数据分析时除了要嵌入芯片封装的线路模型以外,还要把均衡器对信号的改善也考虑进 去。PCIe协会提供的SigTest软件和示波器厂商提供的自动测试软件都可以为PCle4. 0的测试提供很好的帮助。 高速串行技术(二)之(PCIe中的基本概念);

湖南PCI-E测试服务热线,PCI-E测试

这个软件以图形化的界面指导用户完 成设置、连接和测试过程,除了可以自动进行示波器测量参数设置以及生成报告外,还提供 了Swing、Common Mode等更多测试项目,提高了测试的效率和覆盖率。自动测试软件使 用的是与SigTest软件完全一样的分析算法,从而可以保证分析结果的一致性。图4.15是 PCIe4.0自动测试软件的设置界面。

主板和插卡的测试项目针对的是系统设备厂商,需要使用PCI-SIG的测试夹具测 试,遵循的是CEM的规范。而对于设计PCIe芯片的厂商来说,其芯片本身的性能首先要 满足的是Base的规范,并且需要自己设计针对芯片的测试板。16是一个典型的PCIe 芯片的测试板,测试板上需要通过扇出通道(Breakout Channel)把被测信号引出并转换成 同轴接口直接连接测试仪器。扇出通道的典型长度小于6英寸,对于16Gbps信号的插损 控制在4dB以内。为了测试中可以对扇出通道的影响进行评估或者去嵌入,测试板上还应 设计和扇出通道叠层设计、布线方式尽量一致的复制通道(Replica Channel),复制通道和扇 出通道的区别是两端都设计成同轴连接方式,这样可以通过对复制通道直接进行测试 推测扇出通道的特性。 一种PCIE通道带宽的测试方法;上海信息化PCI-E测试

PCI-E 3.0测试发送端变化;湖南PCI-E测试服务热线

虽然在编码方式和芯片内部做了很多工作,但是传输链路的损耗仍然是巨大的挑战,特 别是当采用比较便宜的PCB板材时,就不得不适当减少传输距离和链路上的连接器数量。 在PCIe3.0的8Gbps速率下,还有可能用比较便宜的FR4板材在大约20英寸的传输距离 加2个连接器实现可靠信号传输。在PCle4.0的16Gbps速率下,整个16Gbps链路的损耗 需要控制在-28dB @8GHz以内,其中主板上芯片封装、PCB/过孔走线、连接器的损耗总 预算为-20dB@8GHz,而插卡上芯片封装、PCB/过孔走线的损耗总预算为-8dB@8GHz。

整个链路的长度需要控制在12英寸以内,并且链路上只能有一个连接器。如果需要支持更 长的传输距离或者链路上有更多的连接器,则需要在链路中插入Re-timer芯片对信号进行 重新整形和中继。图4.6展示了典型的PCle4.0的链路模型以及链路损耗的预算,图中各 个部分的链路预算对于设计和测试都非常重要,对于测试部分的影响后面会具体介绍。 湖南PCI-E测试服务热线

与PCI-E测试相关的文章
中国香港PCI-E测试调试 2024-07-30

PCIe5.0物理层技术PCI-SIG组织于2019年发布了针对PCIe5.0芯片设计的Base规范,针对板卡设计的CEM规范也在2021年制定完成,同时支持PCIe5.0的服务器产品也在2021年开始上市发布。对于PCIe5.0测试来说,其链路的拓扑模型与PCIe4.0类似,但数据速率从PCIe4.0的16Gbps提升到了32Gbps,因此链路上封装、PCB、连接器的损耗更大,整个链路的损耗达到 - 36dB@16GHz,其中系统板损耗为 - 27dB,插卡的损耗为 - 9dB。.20是PCIe5 . 0的 链路损耗预算的模型。PCI-e硬件科普:PCI-e到底是什么?中国香港PCI-E测试...

与PCI-E测试相关的问题
信息来源于互联网 本站不为信息真实性负责