企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

对DDR5来说,设计更为复杂,仿真软件需要帮助用户通过应用IBIS模型针对基于 DDR5颗粒或DIMM的系统进行仿真验证,比如仿真驱动能力、随机抖动/确定性抖动、寄 生电容、片上端接ODT、信号上升/下降时间、AGC(自动增益控制)功能、4taps DFE(4抽头 判决反馈均衡)等。

DDR的读写信号分离

对于DDR总线来说,真实总线上总是读写同时存在的。规范对于读时序和写时序的 相关时间参数要求是不一样的,读信号的测量要参考读时序的要求,写信号的测量要参考写 时序的要求。因此要进行DDR信号的测试,第一步要做的是从真实工作的总线上把感兴 趣的读信号或者写信号分离出来。JEDEC协会规定的DDR4总线的 一个工作时 序图(参考资料: JEDEC STANDARD DDR4 SDRAM,JESD79-4),可以看到对于读和写信 号来说,DQS和DQ间的时序关系是不一样的。 DDR2/3/4 和 LPDDR2/3 的协议一致性测试和分析工具箱。甘肃DDR一致性测试产品介绍

甘肃DDR一致性测试产品介绍,DDR一致性测试

DDR的信号探测技术

在DDR的信号测试中,还有 一 个要解决的问题是怎么找到相应的测试点进行信号探 测。由于DDR的信号不像PCle、SATA、USB等总线 一 样有标准的连接器,通常都是直接 的BGA颗粒焊接,而且JEDEC对信号规范的定义也都是在内存颗粒的BGA引脚上,这就 使得信号探测成为一个复杂的问题。

比如对于DIMM条的DDR信号质量测试来说,虽然在金手指上测试是方便的找到 测试点的方法,但是测得的信号通常不太准确。原因是DDR总线的速率比较高,而且可能 经过金手指后还有信号的分叉,这就造成金手指上的信号和内存颗粒引脚上的信号形状差异很大。 测量DDR一致性测试维保DDR数据总线的一致性测试。

甘肃DDR一致性测试产品介绍,DDR一致性测试

按照存储信息方式的不同,随机存储器又分为静态随机存储器SRAM(Static RAM)和 动态随机存储器DRAM(Dynamic RAM)。SRAM运行速度较快、时延小、控制简单,但是 SRAM每比特的数据存储需要多个晶体管,不容易实现大的存储容量,主要用于一些对时 延和速度有要求但又不需要太大容量的场合,如一些CPU芯片内置的缓存等。DRAM的 时延比SRAM大,而且需要定期的刷新,控制电路相对复杂。但是由于DRAM每比特数据存储只需要一个晶体管,因此具有集成度高、功耗低、容量大、成本低等特点,目前已经成为大 容量RAM的主流,典型的如现在的PC、服务器、嵌入式系统上用的大容量内存都是DRAM。

由于读/写时序不一样造成的另一个问题是眼图的测量。在DDR3及之前的规范中没 有要求进行眼图测试,但是很多时候眼图测试是一种快速、直观衡量信号质量的方法,所以 许多用户希望通过眼图来评估信号质量。而对于DDR4的信号来说,由于时间和幅度的余量更小,必须考虑随机抖动和随机噪声带来的误码率的影响,而不是做简单的建立/保  持时间的测量。因此在DDR4的测试要求中,就需要像很多高速串行总线一样对信号叠加  生成眼图,并根据误码率要求进行随机成分的外推,然后与要求的小信号张开窗口(类似  模板)进行比较。图5 . 8是DDR4规范中建议的眼图张开窗口的测量方法(参考资料: JEDEC     STANDARD    DDR4     SDRAM,JESD79-4)。DDR 设计和测试解决方案;

甘肃DDR一致性测试产品介绍,DDR一致性测试

测试软件运行后,示波器会自动设置时基、垂直增益、触发等参数进行测量并汇总成一 个测试报告,测试报告中列出了测试的项目、是否通过、spec的要求、实测值、margin等。 自动测试软件进行DDR4眼图睁开度测量的一个例子。信号质量的测试还可以  辅 助 用 户 进 行 内 存 参 数 的 配 置 , 比 如 高 速 的 D D R 芯 片 都 提 供 有 O D T ( O n D i e Termination)的功能,用户可以通过软件配置改变内存芯片中的匹配电阻,并分析对信号质 量的影响。

除了一致性测试以外,DDR测试软件还可以支持调试功能。比如在某个关键参数测试 失败后,可以针对这个参数进行Debug。此时,测试软件会捕获、存储一段时间的波形并进 行参数统计,根据统计结果可以查找到参数违规时对应的波形位置, DDR2 和 LPDDR2 一致性测试软件。自动化DDR一致性测试参考价格

快速 DDR4协议解码功能.甘肃DDR一致性测试产品介绍

DDR规范没有定义模板,这给用眼图方式分析信号时判断信号是否满足规范要求带来挑战。有基于JEDEC规范定义的,ds、,dh、-H(ac)min和rIL(ac)max参数,得出的DDR2533写眼图的模板,中间的区域就是模板,中间的线是DQS的有效边沿即有效的上升沿或下降沿。严格按规范来说的话,中间的模板应该定义为横着的梯形,因为保持时间是相对于DC参数的,不过用长方形可以定义一个更严格的参数要求。

DDR总线一致性测试对示波器带宽的要求

因为Jedec规范没有给岀DDR具体的快的上升、下降时间,通过预估的方式可以得岀 快的边沿时间,但是往往比实际要快,是基于实际PCB板材的情况得出的结果,有 了这个结果可计算出需要的示波器带宽。 甘肃DDR一致性测试产品介绍

与DDR一致性测试相关的文章
福建DDR一致性测试销售电话 2024-07-25

需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR4参数测试参考解决方案.福建DDR一致性测试销售电话由于DDR5工作时钟比较高到3.2GHz,系统裕量很小,因此信号的 ...

与DDR一致性测试相关的问题
信息来源于互联网 本站不为信息真实性负责