MIPI-DS
IMIPI-DSI是一种应用于显示技术的串行接口,兼容DPI(显示像素接口,Display Pixel Interface)、DBI(显示总线接口,Display Bus Interface)和DCS(显示命令集,Display Command Set),以串行的方式发送像素信息或指令给外设,而且从外设中读取状态信息或像素信息,而且在传输的过程中享有自己的通信协议,包括数据包格式和纠错检错机制。下图所示的是MIPI-DSI接口的简单示意图。MIPI-DSI具备高速模式和低速模式两种工作模式,全部数据通道都可以用于单向的高速传输,但只有个数据通道才可用于低速双向传输,从属端的状态信息、像素等格式通过该数据通道返回。时钟通道于在高速传输数据的过程中传输同步时钟信号。此外,一个主机端可允许同时与多个从属端进行通信。 什么是MIPI眼图测试;宁夏MIPI测试服务热线
数据通道0具有高速数据接收,以及低功耗下的Escape模式,数据通道1具有高速数据接收和功耗模式,在闲置状态时,通道都处于LP-II状态。当主机向从机发送高速接收请求序列LP-II->LPOI->LPOO,从机通过检测LP-II->LPOI和LPOI->LPOO的变化,使能差分放大电路的中的终端电阻控制信号,打开高速接收,从机开始准备接收主机高速发送过来的数据。当主机向从机发送Escape模式进入序列LP-II->LP-IO>LPOO>LPOI->LPOO时,从机开始检测序列,在正确接收到的LPOO状态后即进入Escape模式,然后等待主机发送Entrycommands。再进行相应的操作,退出Escape模式的序列是LP-IO>LP-II。 安徽MIPI测试PCI-E测试MIPI LCD 的CLK时钟频率与显示分辨率及帧率的关系;
由于D-PHY信号比较复杂,测试项目也很多,为了方便对D-PHY信号的分析,MIPI协会提供了一个的DPHYGUI的信号分析软件。用户可以用示波器手动捕获到相应的LP或HS的信号并保存成数据文件,然后用这个软件对波形进行分析,图13.9DPHYGUI软件的界面。
但需要注意的是,DPHYGUI软件只侧重于对LP或HS信号质量的分析,对于测试规范中要求的一些LP和HS状态间切换的时序关系以及Data和Clock间时序关系的测试项目覆盖较少。另外,使用DPHYGUI软件做分析前,用户需要对D-PHY的信号以及示波器的设置非常熟悉才能够捕获到正确的数据波形并保存下来。为了加快和方便D-PHY信号的测试,可以使用示波器厂商额外提供的针对D-PHY的信号一致性测试软件,如Agilent公司的U7238BMIPID-PHY信号一致性测试软件平台,这个软件完全覆盖了MIPI协会的CTS对信号质量测试要求的所有项目,采用图形化的界面指导用户完成测试参数的设置和连接,并自动完成信号质量的测试和测试报告的生成。
MIPIMobileIndustryProcessorInterface是2003年由ARM,Nokia,STTI等公司成立的一个联盟),目的是把手机内部的接口如摄像头、显示屏接口、射频基带接口等标准化,从而减少手机设计的复杂程度和增加设计灵活性。MIPI联盟下面有不同的WorkGroup,分别定义了一系列的手机内部接口标准比如摄像头接口CSI、显示接口DSI、射频接口DigRF、麦克风喇叭接口SLIMbus等。统一接口标准的好处是手机厂商根据需要可以从市面上灵活选择不同的芯片和模组,更改设计和功能时更加快捷方便。。MIPI设备由两部分构成,分别为CCI(Camera Control Interface)和CSI(Camera Serial Interface);
为了适应两种不同的运行模式,接收机端的端接必须是动态的。在HS模式下,接收机端必须以差分方式端接100Ω;在LP模式下,接收机开路(未端接)。HS模式下的上升时间与LP模式下是不同的。
接收机端动态端接加大了D-PHY信号测试的复杂度,这给探测带来极大挑战。探头必须能够在HS信号和LP信号之间无缝切换,而不会给DUT带来负载。必须在HS进入模式下测量大多数全局定时参数,其需要作为时钟测试、数据测试和时钟到数据测试来执行。还要在示波器的不同通道上同时采集Clock+(Cp)、Clock-(Cn)、Data+(Dp)、Data-(Dn)。 时钟线的HS信号质量测试;辽宁机械MIPI测试
MIP测试I接口到底是什么?宁夏MIPI测试服务热线
2,MIPID-PHY测试项目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 宁夏MIPI测试服务热线
2,MIPID-PHY测试项目 (1)DataLaneHS-TXDifferentialVoltages (2)DataLaneHS-TXDifferentialVoltageMismatch (3)DataLaneHS-TXSingle-EndedOutputHighVoltages( 4)DataLaneHS-TXStaticCommon-ModeVoltages (5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0) (6)DataLaneHS-TXDynamicCommon-L...