EVG®501是晶圆键合机系统 应用:适用于学术界和工业研究的多功能手动晶圆键合系统 EVG501技术数据: EVG501是一种高度灵活的晶圆键合系统,可以处理从单个芯片(碎片)到150mm(200mm键合室为200mm)的基板尺寸。该工具支持所有常见的晶圆键合工艺,例如阳极,玻璃粉,焊料,共晶,瞬态液相和直接法。易于使用的键合腔室和工具设计允许对不同的晶圆尺寸和工艺进行快速便捷的重新工具化,转换时间不到5分钟。这种多功能性是大学,研发机构或小批量生产的理想选择。EVG大批量制造工具(例如EVGGEMINI)上的键合室设计相同,键合程序易于转移,可轻松扩大生产规模。晶圆键合系统EVG501是适用于学术界和工业研究的多功能手动晶圆键合机。美元价格键合机图像传感器应用
EVG®810LT技术数据
晶圆直径(基板尺寸)
50-200、100-300毫米
LowTemp™等离子活化室
工艺气体:2种标准工艺气体(N2和O2)
通用质量流量控制器:自校准(高达20.000sccm)
真空系统:9x10-2mbar
腔室的打开/关闭:自动化
腔室的加载/卸载:手动(将晶圆/基板放置在加载销上)
可选功能:
卡盘适用于不同的晶圆尺寸
无金属离子活化
混合气体的其他工艺气体
带有涡轮泵的高真空系统:9x10-3mbar基本压力
符合LowTemp™等离子活化粘结的材料系统
Si:Si/Si,Si/Si(热氧化,Si(热氧化)/
Si(热氧化)
TEOS/TEOS(热氧化)
绝缘体锗(GeOI)的Si/Ge
Si/Si3N4
玻璃(无碱浮法):硅/玻璃,玻璃/玻璃
化合物半导体:GaAs,GaP,InP
聚合物:PMMA,环烯烃聚合物
用户可以使用上述和其他材料的“蕞佳已知方法”配方(可根据要求提供完整列表)
EVG键合机可以试用吗EVG键合机键合工艺可在真空或受控气体条件下进行。
晶圆级封装是指在将要制造集成电路的晶圆分离成单独的电路之前,通过在每个电路周围施加封装来制造集成电路。由于在部件尺寸以及生产时间和成本方面的优势,该技术在集成电路行业中迅速流行起来。以此方式制造的组件被认为是芯片级封装的一种。这意味着其尺寸几乎与内部电子电路所位于的裸片的尺寸相同。
集成电路的常规制造通常开始于将在其上制造电路的硅晶片的生产。通常将纯硅锭切成薄片,称为晶圆,这是建立微电子电路的基础。这些电路通过称为晶圆切割的工艺来分离。分离后,将它们封装成单独的组件,然后将焊料引线施加到封装上。
晶圆级封装在封装方式上与传统制造不同。该技术不是将电路分开然后在继续进行测试之前应用封装和引线,而是用于集成多个步骤。在晶片切割之前,将封装的顶部和底部以及焊锡引线应用于每个集成电路。测试通常也发生在晶片切割之前。
像许多其他常见的组件封装类型一样,用晶圆级封装制造的集成电路是一种表面安装技术。通过熔化附着在元件上的焊球,将表面安装器件直接应用于电路板的表面。晶圆级组件通常可以与其他表面贴装设备类似地使用。例如,它们通常可以在卷带机上购买,以用于称为拾取和放置机器的自动化组件放置系统。 EVG®500系列UV键合模块-适用于GEMINI支持UV固化的粘合剂键合。
EVG®810LT LowTemp™等离子激/活系统 适用于SOI,MEMS,化合物半导体和先进基板键合的低温等离子体活化系统 特色 技术数据 EVG810LTLowTemp™等离子活化系统是具有手动操作的单腔**单元。处理室允许进行异位处理(晶圆被一一激/活并结合在等离子体激/活室外部)。 特征 表面等离子体活化,用于低温粘结(熔融/分子和中间层粘结) 晶圆键合机制中蕞快的动力学 无需湿工艺 低温退火(蕞/高400°C)下的蕞/高粘结强度 适用于SOI,MEMS,化合物半导体和gao级基板键合 高度的材料兼容性(包括CMOS)EVG键合机的键合室配有通用键合盖,可快速排空,快速加热和冷却。中国台湾晶圆键合机
EVG键合机通过控制温度,压力,时间和气体,允许进行大多数键合过程。美元价格键合机图像传感器应用
EVG®820层压系统 将任何类型的干胶膜(胶带)自动无应力层压到晶圆上 特色 技术数据 EVG820层压站用于将任何类型的干胶膜自动,无应力地层压到载体晶片上。这项独特的层压技术可对卷筒上的胶带进行打孔,然后将其对齐并层压到晶圆上。该材料通常是双面胶带。利用冲压技术,可以自由选择胶带的尺寸和尺寸,并且与基材无关。 特征 将任何类型的干胶膜自动,无应力和无空隙地层压到载体晶片上 在载体晶片上精确对准的层压 保护套剥离 干膜层压站可被集成到一个EVG®850TB临时键合系统 技术数据 晶圆直径(基板尺寸) 高达300毫米 组态 1个打孔单元 底侧保护衬套剥离 层压 选件 顶侧保护膜剥离 光学对准 加热层压 美元价格键合机图像传感器应用