RFPCB的十条标准之三,之四3.RF的PCB中,各个元件应当紧密的排布,确保各个元件之间的连线**短。对于ADF4360-7的电路,在pin-9、pin-10引脚上的VCO电感与ADF4360芯片间的距离要尽可能的短,保证电感与芯片间的连线带来的分布串联电感**小。对于板子上的各个RF器件的地(GND)引脚,包括电阻、电容、电感与地(GND)相接的引脚,应当在离引脚尽可能近的地方打过孔与地层(第二层)连通。4.在选择在高频环境下工作元器件时,尽可能使用表贴器件。这是因为表贴元件一般体积小,元件的引脚很短。这样可以尽可能减少元件引脚和元件内部走线带来的附加参数的影响。尤其是分立的电阻、电容、电感元件,使用较小的封装(0603\0402)对提高电路的稳定性、一致性是非常有帮助的。表面安装技术(SMT)使得PCB上的元件排列更加密集,性能更高。hdi板厂
PCB六层板的叠层对于芯片密度较大、时钟频率较高的设计应考虑6层板的设计,推荐叠层方式:1.SIG-GND-SIG-PWR-GND-SIG;对于这种方案,这种叠层方案可得到较好的信号完整性,信号层与接地层相邻,电源层和接地层配对,每个走线层的阻抗都可较好控制,且两个地层都是能良好的吸收磁力线。并且在电源、地层完整的情况下能为每个信号层都提供较好的回流路径。2.GND-SIG-GND-PWR-SIG-GND;对于这种方案,该种方案只适用于器件密度不是很高的情况,这种叠层具有上面叠层的所有优点,并且这样顶层和底层的地平面比较完整,能作为一个较好的屏蔽层来使用。需要注意的是电源层要靠近非主元件面的那一层,因为底层的平面会更完整。因此,EMI性能要比第一种方案好。小结:对于六层板的方案,电源层与地层之间的间距应尽量减小,以获得好的电源、地耦合。但62mil的板厚,层间距虽然得到减小,还是不容易把主电源与地层之间的间距控制得很小。对比第一种方案与第二种方案,第二种方案成本要**增加。因此,我们叠层时通常选择第一种方案。设计时,遵循20H规则和镜像层规则设计。fpc模组板FPC软硬结合板,助力电子设备实现高效能耗比。
PCB多层板LAYOUT设计规范之十八:149.对于中大规模集成电路,每个电源引脚配接一个0.1uf的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个0.1uf滤波电容。150.对无有源器件的区域,每6cm2至少配接一个0.1uf的滤波电容151.对于超高频电路,每个电源引脚配接一个1000pf的滤波电容。对电源引脚冗余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个1000pf的滤波电容152.高频电容应尽可能靠近IC电路的电源引脚处。153.每5只高频滤波电容至少配接一只一个0.1uf滤波电容;154.每5只10uf至少配接两只47uf低频的滤波电容;155.每100cm2范围内,至少配接1只220uf或470uf低频滤波电容;156.每个模块电源出口周围应至少配置2只220uf或470uf电容,如空间允许,应适当增加电容的配置数量;157.脉冲与变压器隔离准则:脉冲网络和变压器须隔离,变压器只能与去耦脉冲网络连接,且连接线**短。158.在开关和闭合器的开闭过程中,为防止电弧干扰,可以接入简单的RC网络、电感性网络,并在这些电路中加入一高阻、整流器或负载电阻之类,如果还不行,就将输入和载出引线进行屏蔽。此外,还可以在这些电路中接入穿心电容。
PCB多层板LAYOUT设计规范之十九:170.如有可能,敏感电路采用平衡线路作输入,平衡线路不接地171.继电器线圈增加续流二极管,消除断开线圈时产生的反电动势干扰。*加续流二极管会使继电器的断开时间滞后,增加稳压二极管后继电器在单位时间内可动作更多的次数172.在继电器接点两端并接火花抑制电路(一般是RC串联电路,电阻一般选几K到几十K,电容选0.01uF),减小电火花影响173.给电机加滤波电路,注意电容、电感引线要尽量短174.电路板上每个IC要并接一个0.01μF~0.1μF高频电容,以减小IC对电源的影响。注意高频电容的布线,连线应靠近电源端并尽量粗短,否则,等于增大了电容的等效串联电阻,会影响滤波效果175.可控硅两端并接RC抑制电路,减小可控硅产生的噪声(这个噪声严重时可能会把可控硅击穿的)176.许多单片机对电源噪声很敏感,要给单片机电源加滤波电路或稳压器,以减小电源噪声对单片机的干扰。比如,可以利用磁珠和电容组成π形滤波电路,当然条件要求不高时也可用100Ω电阻代替磁珠177.如果单片机的I/O口用来控制电机等噪声器件,在I/O口与噪声源之间应加隔离(增加π形滤波电路)。控制电机等噪声器件,在I/O口与噪声源之间应加隔离(增加π形滤波电路)。FPC软硬结合板,融合了柔性与刚性电路的优势,为现代电子设备提供了高效稳定的连接解决方案。
PCB多层板LAYOUT设计规范之九:63.在要求高的场合要为内导体提供360°的完整包裹,并用同轴接头来保证电场屏蔽的完整性64.多层板:电源层和地层要相邻。高速信号应临近接地面,非关键信号则布放为靠近电源面。65.电源:当电路需要多个电源供给时,用接地分离每个电源。66.过孔:高速信号时,过孔产生1-4nH的电感和0.3-0.8pF的电容。因此,高速通道的过孔要尽可能**小。确保高速平行线的过孔数一致。67.短截线:避免在高频和敏感的信号线路使用短截线68.星形信号排列:避免用于高速和敏感信号线路69.辐射型信号排列:避免用于高速和敏感线路,保持信号路径宽度不变,经过电源面和地面的过孔不要太密集。70.地线环路面积:保持信号路径和它的地返回线紧靠在一起将有助于**小化地环71.一般将时钟电路布置在PCB板接受中心位置或一个接地良好的位置,使时钟尽量靠近微处理器,并保持引线尽可能短,同时将石英晶体振荡只有外壳接地。72.为进一步增强时钟电路的可靠性,可用地线找时钟区圈起隔离起来,在晶体振荡器下面加大接地的面积,避免布其他信号线;优良材料制造,保证FPC软硬结合板持久耐用。pcb 打样供应商
精密工艺打造,保证FPC软硬结合板的高精度连接。hdi板厂
PCB多层板LAYOU设计规范之二:8.当高速、中速和低速数字电路混用时,在印制板上要给它们分配不同的布局区域9.对低电平模拟电路和数字逻辑电路要尽可能地分离10.多层印制板设计时电源平面应靠近接地平面,并且安排在接地平面之下。11.多层印制板设计时布线层应安排与整块金属平面相邻12.多层印制板设计时把数字电路和模拟电路分开,有条件时将数字电路和模拟电路安排在不同层内。如果一定要安排在同层,可采用开沟、加接地线条、分隔等方法补救。模拟的和数字的地、电源都要分开,不能混用13.时钟电路和高频电路是主要的干扰和辐射源,一定要单独安排、远离敏感电路14.注意长线传输过程中的波形畸变15.减小干扰源和敏感电路的环路面积,比较好的办法是使用双绞线和屏蔽线,让信号线与接地线(或载流回路)扭绞在一起,以便使信号与接地线(或载流回路)之间的距离**近16.增大线间的距离,使得干扰源与受感应的线路之间的互感尽可能地小17.如有可能,使得干扰源的线路与受感应的线路呈直角(或接近直角)布线,这样可**降低两线路间的耦合18.增大线路间的距离是减小电容耦合的比较好办法hdi板厂