(1)避免在PCB边缘安排重要的信号线,如时钟和复位信号等。(2)机壳地线与信号线间隔至少为4毫米;保持机壳地线的长宽比小于5:1以减少电感效应。(3)已确定位置的器件和线用LOCK功能将其锁定,使之以后不被误动。(4)导线的宽度小不宜小于0.2mm(8mil),在高密度高精度的印制线路中,导线宽度和间距一般可取12mil。(5)在DIP封装的IC脚间走线,可应用10-10与12-12原则,即当两脚间通过2根线时,焊盘直径可设为50mil、线宽与线距都为10mil,当两脚间只通过1根线时,焊盘直径可设为64mil、线宽与线距都为12mil。(6)当焊盘直径为1.5mm时,为了增加焊盘抗剥强度,可采用长不小于1.5mm,宽为1.5mm和长圆形焊盘。(7)设计遇到焊盘连接的走线较细时,要将焊盘与走线之间的连接设计成水滴状,这样焊盘不容易起皮,走线与焊盘不易断开。(8)大面积敷铜设计时敷铜上应有开窗口,加散热孔,并将开窗口设计成网状。(9)尽可能缩短高频元器件之间的连线,减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。相同结构电路部分,尽可能采用“对称式”标准布局;深圳定制PCB培训功能
3、地线设计不合理的地线设计会使印制电路板产生干扰,达不到设计指标,甚至无法工作。地线是电路中电位的参考点,又是电流公共通道。地电位理论上是零电位,但实际上由于导线阻抗的存在,地线各处电位不都是零。因为地线只要有一定长度就不是一个处处为零的等电位点,地线不仅是必不可少的电路公共通道,又是产生干扰的一个渠道。一点接地是消除地线干扰的基本原则。所有电路、设备的地线都必须接到统一的接地点上,以该点作为电路、设备的零电位参考点(面)。一点接地分公用地线串联一点接地和单独地线并联一点接地。武汉PCB培训怎么样在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观。
在设计中,从PCB板的装配角度来看,要考虑以下参数:1)孔的直径要根据大材料条件(MMC)和小材料条件(LMC)的情况来决定。一个无支撑元器件的孔的直径应当这样选取,即从孔的MMC中减去引脚的MMC,所得的差值在0.15-0.5mm之间。而且对于带状引脚,引脚的标称对角线和无支撑孔的内径差将不超过0.5mm,并且不少于0.15mm。2)合理放置较小元器件,以使其不会被较大的元器件遮盖。3)阻焊的厚度应不大于0.05mm。4)丝网印制标识不能和任何焊盘相交。5)电路板的上半部应该与下半部一样,以达到结构对称。因为不对称的电路板可能会变弯曲。
规则设置子流程:层叠设置→物理规则设置→间距规则设置→差分线规则设置→特殊区域规则设置→时序规则设置◆层叠设置:根据《PCB加工工艺要求说明书》上的层叠信息,在PCB上进行对应的规则设置。◆物理规则设置(1)所有阻抗线线宽满足《PCB加工工艺要求说明书》中的阻抗信息,非阻抗线外层6Mil,内层5Mil。(2)电源/地线:线宽>=15Mil。(3)整板过孔种类≤2,且过孔孔环≥4Mil,Via直径与《PCBLayout工艺参数》一致,板厚孔径比满足制造工厂或客户要求,过孔设置按《PCBLayout工艺参数》要求。◆间距规则设置:根据《PCBLayout工艺参数》中的间距要求设置间距规则,阻抗线距与《PCB加工工艺要求说明书》要求一致。此外,应保证以下参数与《PCBLayout工艺参数》一致,以免短路:(1)内外层导体到安装孔或定位孔边缘距离;(2)内外层导体到邮票孔边缘距离;(3)内外层导体到V-CUT边缘距离;(4)外层导体到导轨边缘距离;(5)内外层导体到板边缘距离;◆差分线规则设置(1)满足《PCB加工工艺要求说明书》中差分线的线宽/距要求。(2)差分线信号与任意信号的距离≥20Mil。模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
在设计中,从PCB板的装配角度来看,要考虑以下参数:1)孔的直径要根据材料条件(MMC)和材料条件(LMC)的情况来决定。一个无支撑元器件的孔的直径应当这样选取,即从孔的MMC中减去引脚的MMC,所得的差值在0.15-0.5mm之间。而且对于带状引脚,引脚的标称对角线和无支撑孔的内径差将不超过0.5mm,并且不少于0.15mm。2)合理放置较小元器件,以使其不会被较大的元器件遮盖。3)阻焊的厚度应不大于0.05mm。4)丝网印制标识不能和任何焊盘相交。5)电路板的上半部应该与下半部一样,以达到结构对称。因为不对称的电路板可能会变弯曲。元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。湖北哪里的PCB培训批发
设计在不同阶段需要进行不同的各点设置,在布局阶段可以采用大格点进行器件布局;深圳定制PCB培训功能
DDR的PCB布局、布线要求1、DDR数据信号线的拓扑结构,在布局时保证紧凑的布局,即控制器与DDR芯片紧凑布局,需要注意DDR数据信号是双向的,串联端接电阻放在中间可以同时兼顾数据读/写时良好的信号完整性。2、对于DDR信号数据信号DQ是参考选通信号DQS的,数据信号与选通信号是分组的;如8位数据DQ信号+1位数据掩码DM信号+1位数据选通DQS信号组成一组,如是32位数据信号将分成4组,如是64位数据信号将分成8组,每组里面的所有信号在布局布线时要保持拓扑结构的一致性和长度上匹配,这样才能保证良好的信号完整性和时序匹配关系,要保证过孔数目相同。数据线同组(DQS、DM、DQ[7:0])组内等长为20Mil,不同组的等长范围为200Mil,时钟线和数据线的等长范围≤1000Mil。深圳定制PCB培训功能
如果设计的电路系统中包含FPGA器件,则在绘制原理图前必需使用Quartus II软件对管脚分配进行验证。(FPGA中某些特殊的管脚是不能用作普通IO的)。2、4层板从上到下依次为:信号平面层、地、电源、信号平面层;6层板从上到下依次为:信号平面层、地、信号内电层、信号内电层、电源、信号平面层。6层以上板(优点是:防干扰辐射),优先选择内电层走线,走不开选择平面层,禁止从地或电源层走线(原因:会分割电源层,产生寄生效应)。3、多电源系统的布线:如FPGA+DSP系统做6层板,一般至少会有3.3V+1.2V+1.8V+5V。3.3V一般是主电源,直接铺电源层,通过过孔很容易布通全局电源网络;·电...