1、高频元件:高频元件之间的连线越短越好,设法减小连线的分布参数和相互之间的电磁干扰,易受干扰的元件不能离得太近。隶属于输入和隶属于输出的元件之间的距离应该尽可能大一些。2、具有高电位差的元件:应该加大具有高电位差元件和连线之间的距离,以免出现意外短路时损坏元件。为了避免爬电现象的发生,一般要求2000V电位差之间的铜膜线距离应该大于2mm,若对于更高的电位差,距离还应该加大。带有高电压的器件,应该尽量布置在调试时手不易触及的地方。3、重量太大的元件:此类元件应该有支架固定,而对于又大又重、发热量多的元件,不宜安装在电路板上。4、发热与热敏元件:注意发热元件应该远离热敏元件。大格点的精度有利于器件的对齐和布局的美观。湖北PCB培训原理
电磁兼容问题没有照EMC(电磁兼容)规格设计的电子设备,很可能会散发出电磁能量,并且干扰附近的电器。EMC对电磁干扰(EMI),电磁场(EMF)和射频干扰(RFI)等都规定了大的限制。这项规定可以确保该电器与附近其它电器的正常运作。EMC对一项设备,散射或传导到另一设备的能量有严格的限制,并且设计时要减少对外来EMF、EMI、RFI等的磁化率。换言之,这项规定的目的就是要防止电磁能量进入或由装置散发出。这其实是一项很难解决的问题,一般大多会使用电源和地线层,或是将PCB放进金属盒子当中以解决这些问题。电源和地线层可以防止信号层受干扰,金属盒的效用也差不多。对这些问题我们就不过于深入了。电路的速度得看如何照EMC规定做了。内部的EMI,像是导体间的电流耗损,会随着频率上升而增强。如果两者之间的的电流差距过大,那么一定要拉长两者间的距离。这也告诉我们如何避免高压,以及让电路的电流消耗降到低。布线的延迟率也很重要,所以长度自然越短越好。所以布线良好的小PCB,会比大PCB更适合在高速下运作。武汉了解PCB培训走线同类型插装元器件在X或Y方向上应朝一个方向放置。
Gerber输出Gerber输出前重新导入网表,保证终原理图与PCB网表一致,确保Gerber输出前“替代”封装已更新,根据《PCBLayout检查表》进行自检后,进行Gerber输出。PCBLayout在输出Gerber阶段的所有设置、操作、检查子流程步骤如下:Gerber参数设置→生成Gerber文件→IPC网表自检。(1)光绘格式RS274X,原点位置设置合理,光绘单位设置为英制,精度5:5(AD精度2:5)。(2)光绘各层种类齐全、每层内容选择正确,钻孔表放置合理。(3)层名命名正确,前缀统一为布线层ART,电源层PWR,地层GND,与《PCB加工工艺要求说明书》保持一致。(4)检查Drill层:(5)孔符层左上角添加CAD编号,每层光绘左下角添加各层层标。
布局整体思路(1)整板器件布局整齐、紧凑;满足“信号流向顺畅,布线短”的原则;(2)不同类型的电路模块分开摆放,相对、互不干扰;(3)相同模块采用复制的方式相同布局;(4)预留器件扇出、通流能力、走线通道所需空间;(5)器件间距满足《PCBLayout工艺参数》的参数要求;(6)当密集摆放时,小距离需大于《PCBLayout工艺参数》中的小器件间距要求;当与客户的要求时,以客户为准,并记录到《项目设计沟通记录》。(7)器件摆放完成后,逐条核实《PCBLayout业务资料及要求》中的布局要求,以确保布局满足客户要求。为了将零件固定在PCB上面,我们将它们的接脚直接焊在布线上。
一般开关电源模块应该靠近电源输入端,对于给芯片提供低电压的核电压的开关电源,应靠近芯片,避免低电压输出线过长而产生压降,影响供电性能,以开关电源为中心,围绕他布局。电源滤波的输入及输出端在布局时要远离,避免噪声从输入端耦合进入输出端,元器件应均匀、整齐、紧凑的排列在PCB上,减少器件间的要求。输入输出的主通路一定要明晰,留出铺铜打过孔的空间,滤波电容按照先打后小的原则分别靠近输出输入管脚放置,反馈电路靠近芯片管脚放置。任何信号都不要形成环路,如不可避免,让环路区尽量小。高效PCB培训
发热元件要一般应均匀分布,以利于单板和整机的散热。湖北PCB培训原理
(10)关键的线要尽量粗,并在两边加上保护地。高速线要短而直。(11)元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。(12)对A/D类器件,数字部分与模拟部分地线宁可统一也不要交*。(13)时钟、总线、片选信号要远离I/O线和接插件。(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。(15)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚需远离I/O电缆。(16)石英晶体下面以及对噪声敏感的器件下面不要走线。(17)弱信号电路,低频电路周围不要形成电流环路。(18)任何信号都不要形成环路,如不可避免,让环路区尽量小湖北PCB培训原理
如果设计的电路系统中包含FPGA器件,则在绘制原理图前必需使用Quartus II软件对管脚分配进行验证。(FPGA中某些特殊的管脚是不能用作普通IO的)。2、4层板从上到下依次为:信号平面层、地、电源、信号平面层;6层板从上到下依次为:信号平面层、地、信号内电层、信号内电层、电源、信号平面层。6层以上板(优点是:防干扰辐射),优先选择内电层走线,走不开选择平面层,禁止从地或电源层走线(原因:会分割电源层,产生寄生效应)。3、多电源系统的布线:如FPGA+DSP系统做6层板,一般至少会有3.3V+1.2V+1.8V+5V。3.3V一般是主电源,直接铺电源层,通过过孔很容易布通全局电源网络;·电...