USB测试 USB3. 1的Type-C的外设接收容限的典型测试环境,测试系统中心是 一 台高性能的误码仪。误码仪可以产生5~10Gbps的高速数据流,同时其内部集成时钟恢 复电路、预加重模块、噪声注入、参考时钟倍频、信号均衡电路等。接收端的测试中用到了 USB协会提供的测试夹具和1m长的USB电缆,用于模拟实际链路上电缆以及H...
查看详细 >>USB(Universal Serial Bus2.0,通用串行总线)是一种应用在计算机领域的新型接口技术。USB接口具有传输速度更快,支持热插拔以及连接多个设备的特点。已经在各类外部设备中的被采用。USB接口有四(五)种:USB1.1,USB2.0,USB3.0和USB3.1(3.1Gen 1和3.1Gen 2)。理论上USB1.1...
查看详细 >>眼图的模板测试 前面介绍的眼图是一种快速对信号进行统计分析的测量方法,对于信号质量的定性分析和Debug比较有用,但是在有些情况下,测量出信号的眼高、眼宽等参数还不够,我们还需要快速判决该被测信号是否满足相应的总线的规范要求,这时候就会用到模板测试。 所谓模板,就是把对于信号高电平的范围要求、低电平的范围要求、抖动的范围等...
查看详细 >>DDR测试 DDR的信号仿真验证由于DDR芯片都是采用BGA封装,密度很高,且分叉、反射非常严重,因此前期的仿真是非常必要的。是借助仿真软件中专门针对DDR的仿真模型库仿真出的通道损耗以及信号波形。仿真出信号波形以后,许多用户需要快速验证仿真出来的波形是否符合DDR相关规范要求。这时,可以把软件仿真出的DDR的时域波形导入到示波...
查看详细 >>克服信号完整性问题随着数据传输速度的提高,信号完整性对于通道设备和互连产品越来越重要。为了确保您的设备具有出色的信号完整性,首先您要确定好希望获得的仿真结果,然后再将其与实际测量结果进行比较。接下来,结合信号分析技术(例如在示波器上显示的眼图)和仿真软件,即可找到导致信号衰减的根本原因。下一步就是确定合适的解决方案,使用软件和硬件来建立可...
查看详细 >>DDR测试 什么是DDR? DDR是双倍数据速率(DoubleDataRate)。DDR与普通同步动态随机内存(DRAM)非常相象。普通同步DRAM(现在被称为SDR)与标准DRAM有所不同。标准的DRAM接收的地址命令由二个地址字组成。为节省输入管脚,采用了复用方式。地址字由行地址选通(RAS)锁存在DRAM芯片。紧随R...
查看详细 >>信号完整性分析当产品设计从仿真阶段进展到硬件环节时,您需要使用矢量网络分析仪(VNA)来测试高速数字互连。首先,您需要对通道、物理层设备、连接器、电缆、背板或印刷电路板的预期测量结果有所了解。在获得实际测量结果之后,再将实际结果与这个预期结果进行比较。我们的目标是,通过软件和硬件来建立可靠的信号完整性工作流程。硬件测量步骤包括仪器测量设置...
查看详细 >>HDMI接口一致性测试1.HDMI兼容性测试中,HDMITx的5V电源测试要求从+5V电源引脚吸取55mA电流。这可能引起测试失败,因为电源输出必须介于4.8V至5.3V之...2.HDMI来源设备必须支持下列格式之一:640480p@59.94/60Hz、720480p@59.94/60Hz¼或720576p@50Hz。3.当HDMI系...
查看详细 >>USB测试 这个测试对于激励源即误码仪的码型发生部分的要求很高。首先,其要能产生高质量 的高速数据流,码型发生器固有抖动要非常小才不会影响正常的抖动容限测试;其次,要能 在数据流调制上幅度、频率精确可控的抖动分量。抖动分量中除了要有随机抖动外,还要有 不同频率和幅度的周期抖动,图3.22是对接收容限测试中需要添加的各种抖动分量以...
查看详细 >>2.PCB的叠层(stackup)和阻抗对于一块受PCB层数约束的基板(如4层板)来说,其所有的信号线只能走在TOP和BOTTOM层,中间的两层,其中一层为GND平面层,而另一层为VDD平面层,Vtt和Vref在VDD平面层布线。而当使用6层来走线时,设计一种拓扑结构变得更加容易,同时由于Power层和GND层的间距变小了,从而提高了电源...
查看详细 >>Type - C的接口是双面的,也就是同 一 时刻只有TX1+/TX1 一 或者TX2+/TX2 - 引脚上会有USB3 . 1信号输出,至于哪 一面有信号输出,取决于插入的方向。如图3 . 18所 示,默认情况下DFP设备在CC引脚上有上拉电阻Rp,UFP设备在CC引脚上有下拉电阻 Ra,根据插入的电缆方向不同,只有CCl或者CC2...
查看详细 >>4)将Vref的去耦电容靠近Vref管脚摆放;Vtt的去耦电容摆放在远的一个SDRAM外端;VDD的去耦电容需要靠近器件摆放。小电容值的去耦电容需要更靠近器件摆放。正确的去耦设计中,并不是所有的去耦电容都是靠近器件摆放的。所有的去耦电容的管脚都需要扇出后走线,这样可以减少阻抗,通常,两端段的扇出走线会垂直于电容布线。5)当切换平面层时,尽...
查看详细 >>