除了DDR以外,近些年随着智能移动终端的发展,由DDR技术演变过来的LPDDR (Low-Power DDR,低功耗DDR)也发展很快。LPDDR主要针对功耗敏感的应用场景,相 对于同一代技术的DDR来说会采用更低的工作电压,而更低的工作电压可以直接减少器 件的功耗。比如LPDDR4的工作电压为1. 1V,比标准的DDR4的1.2V工作电压要低一 些,有些厂商还提出了更低功耗的内存技术,比如三星公司推出的LPDDR4x技术,更是把 外部I/O的电压降到了0.6V。但是要注意的是,更低的工作电压对于电源纹波和串扰噪 声会更敏感,其电路设计的挑战性更大。除了降低工作电压以外,LPDDR还会采用一些额 外的技术来节省功耗,比如根据外界温度自动调整刷新频率(DRAM在低温下需要较少刷 新)、部分阵列可以自刷新,以及一些对低功耗的支持。同时,LPDDR的芯片一般体积更 小,因此占用的PCB空间更小。DDR地址、命令总线的一致性测试。山东DDR一致性测试项目
DDR-致性测试探测和夹具
DDR的信号速率都比较高,要进行可靠的测量,通常推荐的探头连接方式是使用焊接式 探头。还有许多很难在PCB板上找到相应的测试焊盘的情况(比如釆用盲埋孔或双面BGA 焊接的情况),所以Agilent还提供了不同种类的BGA探头,通过对板子做重新焊接将BGA 的Adapter焊接在DDR的memory chip和PCB板中间,并将信号引出。DDR3的 BGA探头的焊接例子。
DDR是需要进行信号完整性测试的总线中复杂的总线,不仅走线多、探测困难,而且 时序复杂,各种操作交织在一起。本文分别从时钟、地址、命令、数据总线方面介绍信号完 整性一致性测试的一些要点和方法,也介绍了自动化测试软件和测试夹具,但是真正测试DDR 总线仍然是一件比较有挑战的事情。 山东DDR一致性测试项目DDR5 一致性测试应用软件。
制定DDR 内存规范的标准化组织是JEDEC(Joint Electron Device Engineering Council,)。按照JEDEC组织的定义, DDR4 的比较高数据速率已经 达到了3200MT/s以上,DDR5的比较高数据速率则达到了6400MT/s以上。在2016年之 前,LPDDR的速率发展一直比同一代的DDR要慢一点。但是从LPDDR4开始,由于高性 能移动终端的发展,LPDDR4的速率开始赶超DDR4。LPDDR5更是比DDR5抢先一步在 2019年完成标准制定,并于2020年在的移动终端上开始使用。DDR5的规范 (JESD79-5)于2020年发布,并在2021年开始配合Intel等公司的新一代服务器平台走向商 用。图5.2展示了DRAM技术速率的发展。
DDR系统设计过程,以及将实际的设计需求和DDR规范中的主要性能指标相结合,我们以一个实际的设计分析实例来说明,如何在一个DDR系统设计中,解读并使用DDR规范中的参数,应用到实际的系统设计中。某项目中,对DDR系统的功能模块细化框图。在这个系统中,对DDR的设计需求如下。
整个DDR功能模块由四个512MB的DDR芯片组成,选用Micron的DDR存诸芯片MT46V64M8BN-75。每个DDR芯片是8位数据宽度,构成32位宽的2GBDDR存诸单元,地址空间为Add<13..0>,分四个Bank,寻址信号为BA<1..0>。 DDR3信号质量测试,信号一致性测试。
DDR 规范的 DC 和 AC 特性
对于任何一种接口规范的设计,首先要搞清楚系统中传输的是什么样的信号,也就是驱动器能发出什么样的信号,接收器能接受和判别什么样的信号,用术语讲,就是信号的DC和AC特性要求。
在DDR规范文件JEDEC79R的第51页[TABLE6:ELECTRICALCHARACTERISTICSANDDCOPERATINGCONDITIONS]中对DDR的DC有明确要求:VCC=+2.5V+0.2V,Vref=+1.25V±0.05V,VTT=Vref±0.04V.
在我们的实际设计中,除了要精确设计供电电源模块之外,还需要对整个电源系统进行PI仿真,而这是高速系统设计中另一个需要考虑的问题,在这里我们先不讨论它,暂时认为系统能够提供稳定的供电电源。
除DC特性外,我们还应该注意规范中提到的AC特性,所谓AC特性,就是信号在高速利转状态下所表现出的动态变化特性。DDR规范中第60页,对外于云态变化的地址信号、控制信号及数据信号分别给出了交流特性的要求。为方便读者,现把规范中对干信号交流特性的要求复制到这里,作为高速系统设计的一部分,要确保在我们的系统中,所有处于高速工作状态下的DDR信号要符合这个AC特性规范。 DDR命令、地址和地址总线的建立时间和保持时间定义。解决方案DDR一致性测试服务热线
DDR4存储器设计的信号完整性。山东DDR一致性测试项目
相关器件的应用手册,ApplicationNote:在这个文档中,厂家一般会提出一些设计建议,甚至参考设计,有时该文档也会作为器件手册的一部分出现在器件手册文档中。但是在资料的搜集和准备中,要注意这些信息是否齐备。
参考设计,ReferenceDesiqn:对于比较复杂的器件,厂商一般会提供一些参考设计,以帮助使用者尽快实现解决方案。有些厂商甚至会直接提供原理图,用户可以根据自己的需求进行更改。
IBIS 文件:这个对高速设计而言是必需的,获得的方法前面已经讲过。 山东DDR一致性测试项目
需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR4参数测试参考解决方案.福建DDR一致性测试销售电话由于DDR5工作时钟比较高到3.2GHz,系统裕量很小,因此信号的 ...