企业商机
DDR一致性测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • DDR一致性测试
DDR一致性测试企业商机

如果PCB的设计密度不高,用户有可能在DDR颗粒的引脚附近找到PCB过孔,这时可以用焊接或点测探头在过孔上进行信号测量。DDR总线信号质量测试时经常需要至少同时连接CLK、DQS、DQ等信号,且自动测试软件需要运行一段时间,由于使用点测探头人手很难长时间同时保持几路信号连接的可靠性,所以通常会使用焊接探头测试。有时为了方便,也可以把CLK和DQS焊接上,DQ根据需要用点测探头进行测试。有些用户会通过细铜线把信号引出再连接示波器探头,但是因为DDR的信号速率很高,即使是一段1cm左右的没有匹配的铜线也会严重影响信号的质量,因此不建议使用没有匹配的铜线引出信号。有些示波器厂商的焊接探头可以提供稍长一些的经过匹配的焊接线,可以尝试一下这种焊接探头。图5.13所示就是一种用焊接探头在过孔上进行DDR信号测试的例子。DDR 设计和测试解决方案;上海机械DDR一致性测试

上海机械DDR一致性测试,DDR一致性测试

通常我们会以时钟为基准对数据信号叠加形成眼图,但这种简单的方法对于DDR信 号不太适用。DDR总线上信号的读、写和三态都混在一起,因此需要对信号进行分离后再进 行测量分析。传统上有以下几种方法用来进行读/写信号的分离,但都存在一定的缺点。

(1)根据读/写Preamble的宽度不同进行分离(针对DDR2信号)。Preamble是每个Burst的数据传输开始前,DQS信号从高阻态到发出有效的锁存边沿前的  一段准备时间,有些芯片的读时序和写时序的Preamble的宽度可能是不一样的,因此可以  用示波器的脉冲宽度触发功能进行分离。但由于JEDEC并没有严格规定写时序的  Preamble宽度的上限,因此如果芯片的读/写时序的Preamble的宽度接近则不能进行分  离。另外,对于DDR3来说,读时序的Preamble可能是正电平也可能是负电平;对于  DDR4来说,读/写时序的Preamble几乎一样,这都使得触发更加难以设置。 湖北DDR一致性测试HDMI测试82496 DDR信号质量的测试方法、测试装置与测试设备与流程;

上海机械DDR一致性测试,DDR一致性测试

制定DDR 内存规范的标准化组织是JEDEC(Joint Electron Device Engineering  Council,)。按照JEDEC组织的定义, DDR4 的比较高数据速率已经 达到了3200MT/s以上,DDR5的比较高数据速率则达到了6400MT/s以上。在2016年之 前,LPDDR的速率发展一直比同一代的DDR要慢一点。但是从LPDDR4开始,由于高性 能移动终端的发展,LPDDR4的速率开始赶超DDR4。LPDDR5更是比DDR5抢先一步在 2019年完成标准制定,并于2020年在的移动终端上开始使用。DDR5的规范 (JESD79-5)于2020年发布,并在2021年开始配合Intel等公司的新一代服务器平台走向商 用。图5.2展示了DRAM技术速率的发展。

DDR5的接收端容限测试

前面我们在介绍USB3 . 0、PCIe等高速串行总线的测试时提到过很多高速的串行总线 由于接收端放置有均衡器,因此需要进行接收容限的测试以验证接收均衡器和CDR在恶劣 信 号 下 的 表 现 。 对 于 D D R 来 说 , D D R 4 及 之 前 的 总 线 接 收 端 还 相 对 比 较 简 单 , 只 是 做 一 些 匹配、时延、阈值的调整。但到了DDR5时代(图5 . 19),由于信号速率更高,因此接收端也 开 始 采 用 很 多 高 速 串 行 总 线 中 使 用 的 可 变 增 益 调 整 以 及 均 衡 器 技 术 , 这 也 使 得 D D R 5 测 试 中必须关注接收均衡器的影响,这是之前的DDR测试中不曾涉及的。 DDR数据总线的一致性测试。

上海机械DDR一致性测试,DDR一致性测试

DDR数据总线的一致性测试

DQS (源同步时钟)和DQ (数据)的波形参数测试与命令地址总线测试类似,比较简 单,在此不做详细介绍。对于DDR1, DQS是单端信号,可以用单端探头测试;DDR2&3 DQS 则是差分信号,建议用差分探头测试,减小探测难度。DQS和DQ波形包括三态(T特征,以及读数据(Read Burst)、写数据(Write Burst)的DQS和DQ的相对时序特征。在 我们测试时,只是捕获了这样的波形,然后测试出读、写操作时的建立时间和保持时间参数 是不够的,因为数据码型是变化的,猝发长度也是变化的,只测试几个时序参数很难覆盖各 种情况,更难测出差情况。很多工程师花了一周时间去测试DDR,却仍然测不出问题的关 键点就在于此。因此我们应该用眼图的方式去测试DDR的读、写时序,确保反映整体时序情 况并捕获差情况下的波形,比较好能够套用串行数据的分析方法,调用模板帮助判断。 4代DDR之间有什么区别?上海机械DDR一致性测试

DDR DDR2 DDR3 DDR4 和 DDR5 内存带宽;上海机械DDR一致性测试

在进行接收容限测试时,需要用到多通道的误码仪产生带压力的DQ、DQS等信号。测 试 中 被 测 件 工 作 在 环 回 模 式 , D Q 引 脚 接 收 的 数 据 经 被 测 件 转 发 并 通 过 L B D 引 脚 输 出 到 误码仪的误码检测端口。在测试前需要用示波器对误码仪输出的信号进行校准,如DQS与 DQ的时延校准、信号幅度校准、DCD与RJ抖动校准、压力眼校准、均衡校准等。图5.21 展示了一整套DDR5接收端容限测试的环境。

DDR4/5的协议测试

除了信号质量测试以外,有些用户还会关心DDR总线上真实读/写的数据是否正确, 以及总线上是否有协议的违规等,这时就需要进行相关的协议测试。DDR的总线宽度很  宽,即使数据线只有16位,加上地址、时钟、控制信号等也有30多根线,更宽位数的总线甚  至会用到上百根线。为了能够对这么多根线上的数据进行同时捕获并进行协议分析,适  合的工具就是逻辑分析仪。DDR协议测试的基本方法是通过相应的探头把被测信号引到  逻辑分析仪,在逻辑分析仪中运行解码软件进行协议验证和分析。 上海机械DDR一致性测试

与DDR一致性测试相关的文章
福建DDR一致性测试销售电话 2024-07-25

需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR4参数测试参考解决方案.福建DDR一致性测试销售电话由于DDR5工作时钟比较高到3.2GHz,系统裕量很小,因此信号的 ...

与DDR一致性测试相关的问题
信息来源于互联网 本站不为信息真实性负责