如果PCB的密度较高,有可能期望测量的引脚附近根本找不到合适的过孔(比如采用双面BGA贴装或采用盲埋孔的PCB设计时),这时就需要有合适的手段把关心的BGA引脚上的信号尽可能无失真地引出来。为了解决这种探测的难题,可以使用一种专门的BGAInterposer(BGA芯片转接板,有时也称为BGA探头)。这是一个专门设计的适配器,使用时要把适配器焊接在DDR的内存颗粒和PCB板中间,并通过转接板周边的焊盘把被测信号引出。BGA转接板内部有专门的埋阻电路设计,以尽可能减小信号分叉对信号的影响。一个DDR的BGA探头的典型使用场景。DDR1 电气一致性测试应用软件。校准DDR一致性测试产品介绍
我们看到,在用通用方法进行的眼图测试中,由于信号的读写和三态都混在一起,因此很难对信号质量进行评估。要进行信号的评估,第1步是要把读写信号分离出来。传统上有几种方法用来进行读写信号的分离,但都存在一定的缺陷。可以利用读写Preamble的宽度不同用脉冲宽度触发,但由于JEDEC只规定了WritePreamble宽度的下限,因此不同芯片间Preamble的宽度可能是不同的,而且如果Read/Write的Preamble的宽度一样,则不能进行分离。也可以利用读写信号的幅度不同进行分离,如图7-138中间 的图片所示,但是如果读写信号幅度差别不大,则也不适用6还可以根据RAS、CAS、CS、 WE等控制信号来分离读写,但这种方法要求通道数多于4个,只 有带数字通道的MSO示波器才能满足要求,比如Agilent的MS09000A系列或者 MSOX90000A系列,对于用户示波器的要求比较高。眼图测试DDR一致性测试系列扩展 DDR4 和 LPDDR4 合规性测试软件的功能。
每个DDR芯片独享DOS,DM信号;四片DDR芯片共享RAS#,CAS#,CS#,WE#控制信号。
DDR工作频率为133MHz。
DDR 控制器选用Xilinx公司的 FPGA,型号为XC2VP30 6FF1152C
得到这个设计需求之后,我们首先要进行器件选型,然后根据所选的器件,准备相关的设计资料。一般来讲,对于经过选型的器件,为了使用这个器件进行相关设计,需要有如下资料。
器件数据手册Datasheet:这个是必须要有的。如果没有器件手册,是没有办法进行设计的(一般经过选型的器件,设计工程师一定会有数据手册)。
按照存储信息方式的不同,随机存储器又分为静态随机存储器SRAM(Static RAM)和 动态随机存储器DRAM(Dynamic RAM)。SRAM运行速度较快、时延小、控制简单,但是 SRAM每比特的数据存储需要多个晶体管,不容易实现大的存储容量,主要用于一些对时 延和速度有要求但又不需要太大容量的场合,如一些CPU芯片内置的缓存等。DRAM的 时延比SRAM大,而且需要定期的刷新,控制电路相对复杂。但是由于DRAM每比特数据存储只需要一个晶体管,因此具有集成度高、功耗低、容量大、成本低等特点,目前已经成为大 容量RAM的主流,典型的如现在的PC、服务器、嵌入式系统上用的大容量内存都是DRAM。DDR4 和 LPDDR4 合规性测试软件。
RDIMM(RegisteredDIMM,寄存器式双列直插内存)有额外的RCD(寄存器时钟驱动器,用来缓存来自内存控制器的地址/命令/控制信号等)用于改善信号质量,但额外寄存器的引入使得其延时和功耗较大。LRDIMM(LoadReducedDIMM,减载式双列直插内存)有额外的MB(内存缓冲,缓冲来自内存控制器的地址/命令/控制等),在技术实现上并未使用复杂寄存器,只是通过简单缓冲降低内存总线负载。RDIMM和LRDIMM通常应用在高性能、大容量的计算系统中。
综上可见,DDR内存的发展趋势是速率更高、封装更密、工作电压更低、信号调理技术 更复杂,这些都对设计和测试提出了更高的要求。为了从仿真、测试到功能测试阶段保证DDR信号的波形质量和时序裕量,需要更复杂、更的仿真、测试和分析工具。
DDR3和 DDR4设计分成几个方面:仿真、有源信号验证和功能测试。用于电气物理层、协议层和功能测试解决方案。校准DDR一致性测试产品介绍
DDR4 和 LPDDR4 发射机一致性测试应用软件的技术指标。校准DDR一致性测试产品介绍
DDR简介与信号和协议测试
DDR/LPDDR简介
目前在计算机主板和各种嵌入式的应用中,存储器是必不可少的。常用的存储器有两 种: 一种是非易失性的,即掉电不会丢失数据,常用的有Flash(闪存)或者ROM(Read-Only Memory),这种存储器速度较慢,主要用于存储程序代码、文件以及长久的数据信息等;另 一种是易失性的,即掉电会丢失数据,常用的有RAM(Random Access Memory,随机存储 器),这种存储器运行速度较快,主要用于程序运行时的程序或者数据缓存等。图5.1是市 面上一些主流存储器类型的划分。 校准DDR一致性测试产品介绍
需要注意的是,由于DDR的总线上存在内存控制器和内存颗粒两种主要芯片,所以 DDR的信号质量测试理论上也应该同时涉及这两类芯片的测试。但是由于JEDEC只规定 了对于内存颗粒这一侧的信号质量的要求,因此DDR的自动测试软件也只对这一侧的信 号质量进行测试。对于内存控制器一侧的信号质量来说,不同控制器芯片厂商有不同的要 求,目前没有统一的规范,因此其信号质量的测试还只能使用手动的方法。这时用户可以在 内存控制器一侧选择测试点,并借助合适的信号读/写分离手段来进行手动测试。DDR4参数测试参考解决方案.福建DDR一致性测试销售电话由于DDR5工作时钟比较高到3.2GHz,系统裕量很小,因此信号的 ...